Главная страница FPGA
Призовой фонд
на октябрь 2020 г.
1. 1500 руб
Сайт Паяльник
2. Тестер компонентов MG328
Сайт Паяльник
3. 150 руб.
От пользователей

Тег FPGA

Программируемая пользователем вентильная матрица - полупроводниковая микросхема, которая может быть сконфигурирована разработчиком после изготовления.

Корпорация Altera начинает поставки интегральной схемы FPGA семейства Cyclone® V SoCs

Корпорация Altera Corporation заявила об эксплуатационной готовности своей высокопроизводительной программируемой логической интегральной схемы типа Система-на-Кристалле семейства Cyclone® V SoCs и доступности инженерного образца Arria® V SoCs. Altera SoCs предоставляет разработчикам наиболее надежную конфигурацию, высокопроизводительные средства разработки и широкий диапазон плотности.

Автор: topa_biser

0 0 [0]

Недорогое FPGA семейство может вмещать от 640 до 22K логических ячеек в малогабаритном корпусе

Компания Lattice Semiconductor представила новое FPGA семейство с ультранизкой плотностью монтажа. ИС MachXO3 семейства имеют очень маленькие размеры, низкое энергопотребление и стоимость в расчете на один порт ввода/вывода. Программируемая платформа нацелена на расширение системных возможностей и соединение появляющихся интерфейсов сетевого взаимодействия, используя параллельные и последовательные порты ввода/вывода.

Автор: topa_biser

0 0 [0]
2012 г.

FPGA плата управления 10000 LED

Установка управляется Papilio FPGA, соединённой с другими частями системы: микрофоном и аудио входом, флэш-памятью и управляющее оборудование для светодиодных лент. Zpuino, микропроцессор с программным ядром, работающий внутри FPGA, обрабатывает большую часть логики системы. Одной из самых больших проблем является аккуратное и надежное объединение всех этих устройств.

Автор: none

0 0 [0]

Altera представила 4-х ядерный 64-битный ARM Cortex-A53 для Stratix 10 SoCs

Компания Altera Corporation объявила, что ее устройства 10-го поколения Stratix 10 SoC, изготовленные по 14-нм техпроцессу Intel Tri-Gate, будут иметь высокую производительность, четырехъядерную 64-битную процессорную систему ARM Cortex™-A53, дополнительные блоки цифровой обработки сигналов с плавающей запятой (DSP) и высокопроизводительную логическую матрицу FPGA, программируемую пользователем.

Автор: topa_biser

1 0 [0]

Компания Xilinx удваивает емкость логических ячеек до 4.4 миллионов

Компания Xilinx, Inc. заявила о новой интегральной схеме с рекордным количеством логических ячеек – до 4.4 миллиона, что в два раза больше по сравнению с самой высокой емкостью интегральной схемы Virtex®-7 2000T. Также как и высоко функциональная линейка программируемой логики UltraScale™ компании Xilinx, представленная сегодня, ИС Virtex® UltraScale™ VU440 3D увеличивает емкость с 2x при 28 нм техпроцессе до 4x при 20 нм техпроцессе.

Автор: topa_biser

0 0 [0]

Xilinx приступила к выпуску первой, полностью программируемой микросхемы Virtex UltraScale

Компания Xilinx, Inc. заявила о выпуске первой микросхемы торговой марки Virtex® UltraScale™ по 20 нм техпроцессу. Основанное на архитектуре UltraScale, и единственном промышленном высокотехнологичном 20 нм предположении, семейство Virtex UltraScale обеспечивает непревзойденный уровень производительности, системной интеграции и полосы пропускания для широкого спектра применений

Автор: topa_biser

0 0 [0]

Начинаем работать с FPGA или ПЛИС это просто. Часть 1

Научимся создавать проекты в среде Quartus II и конфигурировать свою первую ПЛИС, начала графического дизайна цифровых схем

Автор: vitost

6 5 [2]

Начинаем работать с FPGA или ПЛИС это просто. Часть 2

Изучим логические элементы, поближе познакомимся с визуальным проектированием (графический дизайн)

Автор: vitost

5 5 [3]

Внутреннее устройство ПЛИС (FPGA)

В статье рассказывается о внутреннем устройстве ПЛИС (FPGA)

Автор: sboldenko

19 4.5 [3]

FPGA. Просто о сложном - Философия написания конфигураций для ПЛИС

Введение в параллельное программирование ПЛИС. Синхронные и асинхронные вычисления.

Автор: sboldenko

20 0 [0]
12
Весь список тегов