Главная » Справочники
Призовой фонд
на июль 2017 г.
1. Осциллограф DSO138
Паяльник
2. Регулируемый паяльник 60 Вт
Паяльник
3. 200 руб.
От пользователей

DVD-процессоры ESS ES4318, ES4408, ES4408FD

   Микросхемы ES4318, ES4408, ES4408FD являются основой для построения бытовых DVD-проигрывателей. Высокая степень интеграции, программируемая архитектура, высокое качество обработки сигнала и небольшая стоимость позволяют производить аппараты, отвечающие современным требованиям качества.

   Микросхемы построены на основе высокопроизводительного 32-разрядного RISC-процессора, который обеспечивает декодирование и обработку входного потока данных от DVD-привода, он также выполняет функции системного контроллера. Программное обеспечение микросхем может быть расширено за счет подключения внешнего ПЗУ. Для обработки декодированного видеосигнала в микросхемах используются встроенные фильтры и преобразователи, формирующие изображение высокого качества заданного формата. Разнообразие форматов записи изображения делает такую опцию особенно важной (например, для вывода DVD-фильма в системе PAL, записанного в системе NTSC). Выходное изображение формируется в виде, подходящем для использования совместно с широкой гаммой декодеров систем PAL и NTSC. Звуковые сигналы подаются на выходы микросхем в двух видах — декодированном (готовом к непосредственному преобразованию в аналоговый сигнал с помощью ЦАП) и в виде необработанного цифрового потока (звукового потока, считанного с диска). Для передачи декодированной звуковой информации используется интерфейс I2S, а для передачи необработанного звукового потока - интерфейс S/PDIF. В этих микросхемах также реализован широкий набор интерфейсных функций, которые включают в себя декодирование команд дистанционного управления(от ИК приемника) и поддержку функций управляющей клавиатуры. Структурная схема подключения DVD-процессоров ESS серии ES4xx8 приведена на рис. 1.

Структурная схема подключения DVD-процессоров ESS серии ES4xx8

Рис. 1 Структурная схема подключения DVD-процессоров ESS серии ES4xx8

Характеристики микросхем

Микросхема ES4318

   Основные функции и особенности DVD-процессора ES4318:

   Функции обработки изображения:

   Функции обработки звука:

   Интерфейсные функции:

Микросхема ES4408

   Большинство характеристик микросхемы ES4408 совпадают с соответствующими характеристиками микросхемы ES4318. В отличие от предыдущей, микросхема ES4408 имеет расширенные функции обработки звука:

   Кроме того, интерфейс микросхемы позволяет подключить к ней до 4 Мбайт оперативной памяти типа SDRAM или EDO DRAM.

   Микросхема ES4408FD отличается от ES4408 встроенным декодером звуковых потоков формата DTS и поддержкой до 8 Мбайт оперативной памяти типа SDRAM.

   Выводы микросхем сгруппированы по своему функциональному назначению (рис. 2):

Группировка выводов микросхем;Увеличить в новом окне

Рис. 2. Группировка выводов микросхем

   Цепи общего провода микросхем подключены к следующим выводам: 8,17, 26, 34, 43, 52, 60, 67, 76, 84, 91, 98,103,112,120,129,138, 147,156,163,171,177,184,192, 200, 208.

   Питающее напряжение подается на следующие выводы: 1, 9,18, 27, 35, 44, 51, 59, 68, 75, 83, 92, 99,104, 111,121,130,139,148,157,164, 172, 183,193,201.

   Неиспользуемые выводы: 37, 38, 42, 202, 203.

   Назначение выводов микросхемы ES4408FD представлено в табл. 1.

Таблица 1

Название Номер Режим Описание
VCC 1, 9, 18, 27, 35, 44, 51, 59, 68, 75, 83, 92, 99, 104, 111, 121,130,139, 148, 157, 164, 172, 183, 193, 201 Вход Напряжение питания
LA(0-21) 2-7, 10-16, 19-23, 204-207 Выход Адресная шина интерфейса обмена с внешними устройствами встроенного RISC-процессора
VSS 8, 17, 26, 34, 43, 52, 60, 67, 76, 84, 91, 98, 103, 112, 120, 129, 138, 147, 156, 163, 171, 177, 184, 192, 200, 208 Вход Общий провод
RE5ET# 24 Вход Вход сигнала сброса, активный уровень — низкий
TDMDX 25 Выход Линия передачи последовательных данных интерфейса TDM
RSEL   Вход Выбор размера слова внешнего ПЗУ (0 — 16 Бит, 1 — 8 Бит)
TDMDR 28 Вход Линия приема последовательных данных интерфейса ТDМ
TDMCLK 29 Вход Тактовый сигнал интерфейса TDM
TDMFS 30 Вход Сигнал синхронизации блоков данных интерфейса TDM
TDMTSC# 31 Выход Сигнал включения передачи данных, активный уровень - низкий
TWS 32 Выход Сигнал выбора канала интерфейса I2S (выходные каналы)
SEL_PLL1   Вход Вход 2 выбора частоты выходного синхросигнала (см. табл. 2)
TDS(0) 33 Выход Линия передачи последовательных данных интерфейса I2S (каналы 1 и 2)
SEL_PLLO   Вход Вход 0 выбора частоты выходного синхросигнала (см. табл. 2)
TDS (1) 36 Выход Линия передачи последовательных данных интерфейса I2S (каналы 3 и 4)
SEL_PLL1   Вход Вход 1 выбора частоты выходного синхросигнала (см. табл. 2)
TDS(2) 37 Выход Линия передачи последовательных данных интерфейса I2S (каналы 5 и 6)
TDS(3) 38 Выход Линия передачи последовательных данных интерфейса I2S (каналы 7 и 8)
MCLK 39 Вход/ Выход Тактовый сигнал для звуковых ЦАП
ТBСК 40 Вход/Выход Тактовый сигнал интерфейса I2S (выходные каналы)
SPDIF_DOBM 41 Выход Выход данных интерфейса S/PDIF (IEC958)
SEL_PLL3   Вход Выбор входного тактового сигнала (0 — кварцевый генератор, 1 — вход DCLK)
RSD 45 Вход Линия приема последовательных данных интерфейса I2S (входной стереосигнал)
RWS 46 Вход Сигнал выбора канала интерфейса I2S (входной канал)
RBCK 47 Вход Тактовый сигнал интерфейса I2S (входной канал)
APLLCAP 48 Вход Вывод подключения внешнего конденсатора (для синтезатора частоты)
XIN 49 Вход Вывод для подключения кварцевого резонатора
XOUT 50 Выход — " -
DMA(O-11) 53-58,61-66 Выход Сигналы выбора адреса для внешнего динамического ОЗУ
DCAS# 69 Выход Сигнал OAS (строб столбца) для внешнего динамического ОЗУ, активный уровень — низкий
DOE# 70 Выход Сигнал обращения к внешнему динамическому ОЗУ, активный уровень — низкий
DSCK_EN   Вход Сигнал разрешения подачи тактовых импульсов на внешнее динамическое ОЗУ, активный уровень — низкий
DWE# 71 Выход Сигнал записи во внешнее ОЗУ, активный уровень низкий
DRAS(0-2)# 72-74 Выход Сигналы RAS (строб строки) для внешнего динамического ОЗУ, активный уровень - низкий
DB(0-15) 77-82, 85-90, 93-96 Вход/Выход Сигналы шины данных внешнего ОЗУ
DCS(O-1)# 97,100 Выход Сигналы выбора микросхемы для ОЗУ типа SDRAM
DQM 101 Выход Сигнал маскирования обмена данными с ОЗУ
DSCK 102 Выход Тактовый сигнал для ОЗУ типа SDRAM
DCLK 105 Вход Входной тактовый сигнал (частота 27,0 МГц)
YUV(0-7) 106-110,113-115 Выход Данные в формате YUV (8 бит) для видеокодера (интерфейс передачи изображения)
PCLK2XSCN 116 Вход/Выход Тактовый сигнал интерфейса передачи изображения (режим Doubled Screen) 27,0 МГц
PCLKQSCN 117 Вход/Выход Тактовый сигнал интерфейса передачи изображения
VSYNC# 118 Вход/Выход Кадровый синхросигнал интерфейса передачи изображения, синхронизация по фронту или Выход спаду импульса управляется программно, активный уровень — низкий
HSYNC# 119 Вход/выход Строчный синхросигнал интерфейса передачи изображения, синхронизация по фронту или Выход спаду импульса управляется программно, активный уровень — низкий
HD(0-15) 122-128,131-137, 140,141 Выход Шина данных интерфейса устройства воспроизведения дисков (DVD-дисковода)
HCS1FX# 152 Выход Сигнал выбора 1 интерфейса устройства воспроизведения дисков
HCS3FX# 153 Выход Сигнал выбора 3 интерфейса устройства воспроизведения дисков
H1OCS16# 151 Вход Сигнал запроса передачи данных в 16-битном режиме
HA(0-2) 154,155,158 вход/выход Шина адреса интерфейса устройства воспроизведения дисков
VPP 159 Вход Пороговое напряжение защиты
HWR#/ DCI_ACK 149 Вход/выход Сигнал записи интерфейса устройства воспроизведения дисков, сигнал подтверждения интерфейса DCI
HRD#/ DQ_CiK 150 Выход, выход Сигнал чтения интерфейса устройства воспраизведения дисков, тактовый сигнал интерфейса DС1
HWRQ# 142 Выход Сигнал запроса записи
HRDQ# 143 Выход Сигнал запроса чтения
HIRQ 144 Вход/выход Сигнал прерывания
HRST# 145 Выход Сигнал сброса
HIORDY 146 Вход Сигнал I/O Ready
AUX(0-7) 160-162,165-169 Вход/выход Восемь программно управляемых линий ввода/вывода
LOE# 170 Выход Сигнал обращения к внешнему устройству интерфейса встроенного RISC-процессора, активвыход ныи уровень — низкий
LCS(O-3)# 173-176 Выход Выход Сигнал выбора внешнего устройства, активный уровень — низкий
LD(15-O) 178-182,185-191,194-197 Вход/выход Шина данных интерфейса обмена с внешними устройствами
LWRLL# 198 Выход Сигнал записи младших 16 бит, активный уровень ~~ низкий
LWRHL# 199 Выход Сигнал записи старших 16 бит, активный уровень - низкий
NC 37,38,42,202,23 Неподключенные выводы

Таблица 2

Частота выходного сигнала, МГц Сигнал Частота выходного сигнала, МГц Сигнал
SEL_PLLO SEL_PLL1 SEL_PLL2 SEL_PLLO SELPLL1 SEL_PLL2
Отсутствует 0 0 0 121,5 0 0 1
27 1 0 0 81 1 0 1
Равна частоте входного сигнала 0 1 0 94 0 1 1
54 1 1 0 108 1 1 1

Комментарии (0) | Подписаться

Статью еще никто не комментировал. Вы можете стать первым.
Добавить комментарий
Имя:
E-mail:
не публикуется
Текст:
Защита от спама:
В чем измеряется электрическое сопротивление?

Автомобильный GPS-трекер с GSM/GPRS и дистанционным управлением
Автомобильный GPS-трекер с GSM/GPRS и дистанционным управлением
Конструктор - Гитарная педаль Remote Delay 2.5 Набор начинающего радиолюбителя
вверх